第595章 召集一下同志,我有好东西!

而且这只是8位的情况,如果扩展到16位、 。

至于浮点数,那这个情况就更加恶劣了。

这就是djs ,高级一点的数学运算它是不行的。

但是对于信号处理来说,乘法算是基本运算,也是使用最多的运算。

这就是通用cpu用到信号处理上非常羸弱的原因,算不过来,娘胎里的毛病。

但是高振东的下一步,一切的一切,最终目标都基本上直指雷达,靠djs ,也一样是个弱鸡,不够好。

所以高振东就琢磨着自己做一个硬件乘法器,而且目标直指单周期浮点硬件乘法器,赞美互联网,赞美导师,前世这东西,他是在vhdl上面实现过的,对于其结构,清楚得很。

vhdl,硬件描述语言,在cpld/fpga上的ic设计语言之一,能够直接设计ic硬件结构。

虽然vhdl的最终结果是基于逻辑单元的,和用晶体管或者逻辑门直接搭的连接有区别,可是其依据的算法,高振东却是门儿清,还是能换得过来的。

之所以这个乘法器的电路板这么大个,这就是原因,要只是一个加法器实现的硬件乘法器,那就在djs ,但是相应的,性能增加也就不多,这个事情要做,但是对于高振东的需求来说,还不够!

而高振东搞这个,算是一个 。

高振东兴高采烈的把第二个程序的乘数,换成了两个 。

这一次,他没有去折磨djs ,实在是太折磨djs 。

很快,计算结果和耗时都跳了出来。

高振东对了对自己准备好的计算结果,完全一致,至于时间,和算8位整数乘法是一样的。

这就是单周期硬件乘法器的魅力,只要不超出它的设计规格,参与计算的数在其设计范围内,那不管算什么,它都是一样的速度——单指令周期。

高振东哈哈大笑起来,这虽然只是个中间成果,仅仅是一块原理电路板而已,但是对于相当一部分同志来说,其实改改是已经能用了,毕竟相当多的雷达,对于体积的要求是不高的。

而且相比以前的后端信号处理电路,这块50* !

高振东乐呵呵的跑到机要室,要了一个防工委领导的电话。

在电话里,他只向防工委领导说了一句话:“领导,麻烦召集级别够的搞雷达的同志,我有好东西!”

(本章完)

上一页目录下一章

猜你喜欢